1.本发明实施例涉及信号监测技术,尤其涉及一种移位寄存器、显示驱动器及其监测方法、显示面板。
背景技术:2.移位寄存器能够将输入的触发信号移位后输出,在显示面板等领域有着重要的应用。
3.显示面板中级联着多级移位寄存器,当某一级移位寄存器输出信号出现故障时,多级移位寄存器的输出都会受到影响,因而对移位寄存器输出信号的监测十分重要。
技术实现要素:4.本发明提供一种移位寄存器、显示驱动器及其监测方法、显示面板,以使得任意一级移位寄存器的输出信号均能够被寻址监测。
5.第一方面,本发明实施例提供了一种移位寄存器,所述移位寄存器包括:
6.输出调节子模块,配置为根据第一节点的电位将第一电源信号由所述输出调节子模块的输出端输出,并根据第二节点的电位将第一时钟信号由所述输出调节子模块的输出端输出;
7.寻址监测模块,所述寻址监测模块的第一控制端接入寻址时钟信号,所述寻址监测模块的第二控制端与所述第二节点电连接,所述寻址监测模块的输入端与所述输出调节子模块的输出端电连接,所述寻址监测模块配置为根据所述寻址时钟信号及所述第二节点的电位将所述寻址监测模块的输入端与所述寻址监测模块的输出端导通。
8.可选地,所述寻址监测模块还包括:
9.第一开关单元,所述第一开关单元的控制端作为所述寻址监测模块的第一控制端,所述第一开关单元的第一端作为所述寻址监测模块的第二控制端;
10.第二开关单元,所述第二开关单元的控制端与所述第一开关单元的第二端电连接,所述第二开关单元的第一端作为所述寻址监测模块的输入端,所述第二开关单元的第二端作为所述寻址监测模块的输出端。
11.可选地,所述寻址监测模块还包括:
12.第一开关单元,所述第一开关单元的控制端作为所述寻址监测模块的第一控制端,所述第一开关单元的第一端作为所述寻址监测模块的输出端;
13.第二开关单元,所述第二开关单元的控制端作为所述寻址监测模块的第二控制端,所述第二开关单元的第一端作为所述寻址监测模块的输入端,所述第二开关单元的第二端与所述第一开关单元的第二端电连接。
14.可选地,所述寻址监测模块还包括:
15.第一开关单元,所述第一开关单元的控制端作为所述寻址监测模块的第二控制端,所述第一开关单元的第一端作为所述寻址监测模块的输出端;
16.第二开关单元,所述第二开关单元的控制端作为所述寻址监测模块的第一控制端,所述第二开关单元的第一端作为所述寻址监测模块的输入端,所述第二开关单元的第二端与所述第一开关单元的第二端电连接。
17.可选地,所述第一开关单元包括第一晶体管,所述第一晶体管的第一端作为所述第一开关单元的第一端,所述第一晶体管的第二端作为所述第一开关单元的第二端,所述第一晶体管的控制端作为所述第一开关单元的控制端;和/或,
18.所述第二开关单元包括第二晶体管,所述第二晶体管的第一端作为所述第二开关单元的第一端,所述第二晶体管的第二端作为所述第二开关单元的第二端,所述第二晶体管的控制端作为所述第二开关单元的控制端。
19.可选地,所述移位寄存器还包括:
20.触发写入子模块,用于根据第二时钟信号将触发信号写入所述第二节点;
21.电源引入子模块,用于根据所述第二时钟信号将第二电源信号写入所述第一节点。
22.可选地,所述移位寄存器还包括:
23.第一反馈子模块,第一反馈子模块用于根据第二节点的电位将第二时钟信号写入第一节点;
24.第二反馈子模块,第二反馈子模块用于根据第一节点的电位及第一时钟信号将第一电源信号写入第二节点。
25.第二方面,本发明实施例还提供了一种显示驱动器,所述显示驱动器包括级联的多个如第一方面所述的移位寄存器;
26.其中,所述多个移位寄存器中寻址监测模块的输出端电连接。
27.第三方面,本发明实施例还提供了一种显示驱动器的监测方法,所述显示驱动器为第二方面所述的显示驱动器,所述监测方法包括:
28.配置所述寻址时钟信号的脉冲,与待监测移位寄存器的第一时钟信号中对应输出调节子模块输出信号的脉冲匹配;
29.根据所述寻址监测模块的输出端输出的监测信号判断所述待监测移位寄存器的状态。
30.第四方面,本发明实施例还提供了一种显示面板,所述显示面板包括第二方面的显示驱动器、时钟信号产生单元和监测焊盘;
31.所述时钟信号产生单元与所述显示驱动器中寻址监测模块的第一控制端电连接,用于产生所述寻址时钟信号;
32.所述监测焊盘与所述多个移位寄存器中寻址监测模块的输出端电连接。
33.本发明实施例的技术方案,采用的移位寄存器包括:输出调节子模块,配置为根据第一节点的电位将第一电源信号由输出调节子模块的输出端输出,并根据第二节点的电位将第一时钟信号由输出调节子模块的输出端输出;寻址监测模块,寻址监测模块的第一控制端接入寻址时钟信号,寻址监测模块的第二控制端与第二节点电连接,寻址监测模块的输入端与输出调节子模块的输出端电连接,寻址监测模块配置为根据寻址时钟信号及第二节点的电位将寻址监测模块的输入端与寻址监测模块的输出端导通。通过配置寻址监测模块对应的寻址时钟信号,使得多个级联的移位寄存器中,只有需要被监测的移位寄存器对
应的寻址监测模块打开,其它移位寄存器的寻址监测模块不导通,从而仅将需要监测的移位寄存器中输出调节子模块的输出信号引出,进而判断该级移位寄存器输出是否存在问题;也即本实施例通过设置寻址监测模块,可以判断任意一级移位寄存器的输出是否有问题。
附图说明
34.图1为本发明实施例提供的一种移位寄存器的电路结构示意图;
35.图2为本发明实施例提供的又一种移位寄存器的电路结构示意图;
36.图3为本发明实施例提供的又一种移位寄存器的电路结构示意图;
37.图4为本发明实施例提供的又一种移位寄存器的电路结构示意图;
38.图5为本发明实施例提供的又一种移位寄存器的电路结构示意图;
39.图6为本发明实施例提供的又一种移位寄存器的电路结构示意图;
40.图7为本发明实施例提供的又一种移位寄存器的电路结构示意图;
41.图8为本发明实施例提供的一种移位寄存器的时序图;
42.图9为本发明实施例提供的一种显示驱动器的电路结构示意图;
43.图10为本发明实施例提供的一种显示驱动器的驱动方法的流程图;
44.图11为本发明实施例提供的一种显示面板的结构示意图。
具体实施方式
45.下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
46.图1为本发明实施例提供的一种移位寄存器的电路结构示意图,参考图1,移位寄存器包括:输出调节子模块101,输出调节子模块101配置为根据第一节点n1的电位将第一电源信号vgh由输出调节子模块101的输出端输出,并根据第二节点n2的电位将第一时钟信号sck2由输出调节子模块101的输出端输出;寻址监测模块102,寻址监测模块102的第一控制端接入寻址时钟信号sck_a,寻址监测模块102的第二控制端与第二节点n2电连接,寻址监测模块102的输入端与输出调节子模块101的输出端电连接,寻址监测模块102配置为根据寻址时钟信号及第二节点n2的电位将寻址监测模块102的输入端与寻址监测模块102的输出端导通。
47.具体地,移位寄存器能够将输入的触发信号sn-1经移位后由输出调节子模块101的输出端输出,从而产生移位寄存器的输出信号sn,通过级联多级移位寄存器,可以为显示面板中多行像素电路提供扫描信号。输出调节子模块101在第一节点n1的电位为有效电位时(本实施例以有效电位为低电平为例,当然,在其它一些实施方式中有效电位也可以是高电平,另外需要说明的是,本实施例所述的高电平和低电平均为相对值,将在后续进行详细说明),输出调节子模块101的输出端输出第一电源信号vgh;当第二节点n2的电位为有效电位时,输出调节子模块101的输出端输出第一时钟信号sck2;当第一节点n1和第二节点n2均为有效电位时,输出调节子模块101的输出端输出第一电源信号vgh和第一时钟信号sck2叠加后的信号。通过第一时钟信号sck2、触发信号sn-1等信号的配合,使得输出调节子模块
101输出信号sn相对于触发信号sn-1存在移位,其中需要说明的是,输出调节子模块101的输出信号sn也是移位寄存器的输出信号;寻址监测模块102在第一控制端和第二控制端均为有效电位时才能够将其输入端和其输出端导通;第二节点n2的电位需要为低电平,且第一时钟信号sck2也为低电平才能够在输出调节子模块101输出端输出低电平,换句话说,当输出调节子模块101的输出端为低电平时,第二节点n2也是低电平(且是超低电平);但此时级联的多个移位寄存器中其它移位寄存器第二节点n2不是超低电平(高电平或者一般低电平),因此可以通过配置寻址监测模块102对应的寻址时钟信号,使得多个级联的移位寄存器中,只有需要被监测的移位寄存器对应的寻址监测模块102打开(也即寻址监测模块102的输入端和输出端导通),其它移位寄存器的寻址监测模块102不导通,从而仅将需要监测的移位寄存器中输出调节子模块101的输出信号sn引出,进而判断该级移位寄存器输出是否存在问题;也即本实施例通过设置寻址监测模块,可以判断任意一级移位寄存器的输出是否有问题。
48.本实施例的技术方案,采用的移位寄存器包括:输出调节子模块,配置为根据第一节点的电位将第一电源信号由输出调节子模块的输出端输出,并根据第二节点的电位将第一时钟信号由输出调节子模块的输出端输出;寻址监测模块,寻址监测模块的第一控制端接入寻址时钟信号,寻址监测模块的第二控制端与第二节点电连接,寻址监测模块的输入端与输出调节子模块的输出端电连接,寻址监测模块配置为根据寻址时钟信号及第二节点的电位将寻址监测模块的输入端与寻址监测模块的输出端导通。通过配置寻址监测模块对应的寻址时钟信号,使得多个级联的移位寄存器中,只有需要被监测的移位寄存器对应的寻址监测模块打开,其它移位寄存器的寻址监测模块不导通,从而仅将需要监测的移位寄存器中输出调节子模块的输出信号引出,进而判断该级移位寄存器输出是否存在问题;也即本实施例通过设置寻址监测模块,可以判断任意一级移位寄存器的输出是否有问题。
49.可选地,图2为本发明实施例提供的又一种移位寄存器的电路结构示意图,参考图2,寻址监测模块102还包括:第一开关单元1021,第一开关单元1021的控制端作为寻址监测模块102的第一控制端,第一开关单元1021的第一端作为寻址监测模块102的第二控制端;第二开关单元1022,第二开关单元1022的控制端与第一开关单元1021的第二端电连接,第二开关单元1022的第一端作为寻址监测模块102的输入端,第二开关单元1022的第二端作为寻址监测模块102的输出端。
50.具体地,第一开关单元1021能够在其控制端为有效电位时将其第一端与其第二端导通,第二开关单元1022能够在其控制端为有效电位时将其第一端与其第二端导通;需要说明的是,第一开关单元1021和第二开关单元1022的控制端并不是有效电位的绝对值为低电平时导通,而是相对值为低电平时导通,也即第一开关单元1021的控制端相对于其第一端或第二端的电位为低电平时,第一开关单元1021导通;第二开关单元1022的控制端相对于其第一端或第二端的电位为低电平时导通;本实施例中,当寻址时钟信号为低电平时,第一开关单元1021导通,使得第二节点n2与第二开关单元1022的控制端导通,对于需要寻址监测的移位寄存器,对应的第二节点n2为低电平,使得第二开关单元1022导通,进而使得寻址监测模块102的输入端和输出端导通,也即输出调节子模块101的输出端与寻址监测模块102的输出端sout_a导通;而不需要寻址监测的移位寄存器,虽然对应的第一开关单元1021也在寻址时钟信号的作用下导通,但由于对应的第二节点n2为高电平,因此对应的第二开
关单元1022不会导通,从而本实施例的寻址监测模块能够实现对特定移位寄存器的寻址监测。
51.可选地,图3为本发明实施例提供的又一种移位寄存器的电路结构示意图,参考图3,寻址监测模块102还包括:第一开关单元1021,第一开关单元1021的控制端作为寻址监测模块102的第一控制端,第一开关单元1021的第一端作为寻址监测模块102的输出端;第二开关单元1022,第二开关单元1022的控制端作为寻址监测模块102的第二控制端,第二开关单元1022的第一端作为寻址监测模块102的输入端,第二开关单元1022的第二端与第一开关单元1021的第二端电连接。
52.具体地,当寻址时钟信号为低电平时,第一开关单元1021导通,第二开关单元1022的第二端与第一开关单元1021的第一端导通,也即此时寻址监测模块102的输出端输出信号为第二开关单元1022的第二端的信号,对于需要寻址监测的移位寄存器,对应的第二节点n2为低电平,使得第二开关单元1022导通,进而使得寻址监测模块102的输入端和输出端导通,也即输出调节子模块101的输出端与寻址监测模块102的输出端sout_a导通;而不需要寻址监测的移位寄存器,虽然对应的第一开关单元1021也在寻址时钟信号的作用下导通,但由于对应的第二节点n2为高电平,因此对应的第二开关单元1022不会导通,从而本实施例的寻址监测模块能够实现对特定移位寄存器的寻址监测。
53.可选地,图4为本发明实施例提供的又一种移位寄存器的电路结构示意图,参考图4,寻址监测模块102还包括:第一开关单元1021,第一开关单元1021的控制端作为寻址监测模块102的第二控制端,第一开关单元1021的第一端作为寻址监测模块102的输出端;第二开关单元1022,第二开关单元1022的控制端作为寻址监测模块102的第一控制端,第二开关单元1022的第一端作为寻址监测模块102的输入端,第二开关单元1022的第二端与第一开关单元1021的第二端电连接。
54.具体地,当寻址时钟信号为低电平时,第二开关单元1022导通,第一开关单元1021的第二端与第二开关单元1022的第一端导通,也即此时寻址监测模块102的输出端sout_a输出信号为第一开关单元1021的第二端的信号,对于需要寻址监测的移位寄存器,对应的第二节点n2为低电平,使得第一开关单元1021导通,进而使得寻址监测模块102的输入端和输出端导通,也即输出调节子模块101的输出端与寻址监测模块102的输出端sout_a导通;而不需要寻址监测的移位寄存器,虽然对应的第二开关单元1022也在寻址时钟信号的作用下导通,但由于对应的第二节点n2为高电平,因此对应的第一开关单元1021不会导通,从而本实施例的寻址监测模块能够实现对特定移位寄存器的寻址监测。
55.可选地,图5为本发明实施例提供的又一种移位寄存器的电路结构示意图,图6为本发明实施例提供的又一种移位寄存器的电路结构示意图,图7为本发明实施例提供的又一种移位寄存器的电路结构示意图,图5与图2对应,图6与图3对应,图7与图4对应,结合图5至图7,第一开关单元1021包括第一晶体管m1,第一晶体管m1的第一端作为第一开关单元1021的第一端,第一晶体管m1的第二端作为第一开关单元1021的第二端,第一晶体管m1的控制端作为第一开关单元1021的控制端;和/或,第二开关单元1022包括第二晶体管m2,第二晶体管m2的第一端作为第二开关单元1022的第一端,第二晶体管m2的第二端作为第二开关单元1022的第二端,第二晶体管m2的控制端作为第二开关单元1022的控制端。
56.具体地,第一晶体管m1和第二晶体管m2可以是n型晶体管,此时有效电位为高电
平,也即控制端为高电平时导通;第一晶体管m1和第二晶体管m2还可以是p型晶体管,此时有效电位为低电平,也即控制端为低电平时导通;由于p型晶体管在显示面板的领域应用较为广泛,且制作工艺较为成熟,制作成本较低,因此优选第一晶体管m1和第二晶体管m2为p型晶体管。本实施例中仅有两个晶体管即可实现寻址监测模块102的功能,电路结构简单,有利于减小显示面板的边框。
57.可选地,结合图1至图7,移位寄存器还包括:触发写入子模块104,用于根据第二时钟信号sck1将触发信号sn-1写入第二节点n2;电源引入子模块103,用于根据第二时钟信号sck1将第二电源信号vgl写入第一节点n1。
58.具体地,第二节点n2的电位受触发写入子模块104的控制,即在第二时钟信号sck1的控制下,触发信号sn-1写入第二节点n2;第二时钟信号sck1和第一时钟信号sck2可互为反相信号,即工作时第一时钟信号sck2为低电平时,第二时钟信号sck1为高电平,而当第一时钟信号sck2为高电平时,第二时钟信号sck1为低电平,可以理解的是,在其它一些实施方式中,第一时钟信号sck2和第二时钟信号sck1还可设置时序裕量;第一节点n1受电源引入子模块103的控制,电源引入子模块103在第二时钟信号sck1的控制下将第二电源信号vgl写入第一节点n1,第二电源信号vgl和第一电源信号vgh互为相反的信号,例如第二电源信号vgl为低电平,第一电源信号vgh为高电平;通过第一时钟信号sck2及第二时钟信号sck1的配合控制,使得移位寄存器的输出信号sn相对于触发信号sn-1产生移位。
59.可选地,继续参考1至图7,移位寄存器还可包括第三晶体管m3,触发写入子模块104通过第三晶体管m3与第二节点n2电连接,第三晶体管m3为常开晶体管,例如可以是p型晶体管,其控制端连接第二电源信号vgl,可用于降低第二节点n2的漏电流。
60.可选地,移位寄存器还包括:第一反馈子模块,第一反馈子模块用于根据第二节点的电位将第二时钟信号写入第一节点;第二反馈子模块,第二反馈子模块用于根据第一节点的电位及第一时钟信号将第一电源信号写入第二节点。输出调节子模块包括上拉子模块和下拉子模块,上拉子模块用于在第一节点n1的控制下将第一电源信号vgh输出至输出调节子模块101的输出端,其中,上拉子模块的控制端与第一节点n1电连接,上拉子模块的第一端接入第一电源信号vgh,上拉子模块的第二端与输出调节子模块101的输出端电连接;下拉子模块用于在第二节点n2的控制下将第一时钟信号sck2输出至输出调节子模块101的输出端,其中,下拉子模块的控制端与第二节点n2电连接,下拉子模块的第一端接入第一时钟信号sck2,下拉子模块的第二端与输出调节子模块的输出端电连接。
61.示例性的,第一反馈子模块包括第四晶体管m4,第四晶体管m4的第一端接入第二时钟信号sck1,第四晶体管m4的第二端与第一节点n1电连接,第四晶体管m4的的控制端与第二节点n2电连接;第二反馈子模块包括第五晶体管m5和第六晶体管m6,第五晶体管m5的第一端接入第一电源信号vgh,第五晶体管m5的第二端与第六晶体管m6的第一端电连接,第五晶体管m5的控制端与第一节点n1电连接;第六晶体管m6的第二端与第二节点n1电连接,第六晶体管m6的控制端接入第一时钟信号sck2。第一反馈子模块能够根据第二节点n2的电位反馈控制第一节点n2,从而使得当第一时钟信号sck2为低电平,输出调节子模块101输出低电平时,输出调节子模块101的上拉子模块处于关断状态,防止输出调节子模块101的输出端同时输出高电平与低电平,也即防止移位寄存器的输出不稳定情况的发现;第二反馈子模块能够根据第一节点n1的电位反馈控制第二节点n2的电位,使得第一时钟信号sck2为
低电平,第一节点n1为低电平时,控制第二节点n2为高电平,防止输出调节子模块的输出端同时输出高电平与低电平,也即防止移位寄存器的输出出现不稳定情况。上拉子模块包括第七晶体管m7和第一电容c1,第七晶体管m7的第一端为上拉子模块的第一端,第七晶体管m7的端为第二上拉子模块的第二端,第七晶体管m7的控制端为上拉子模块的控制端;第一电容c1的第一端接入第一电源信号vgh,第一电容c1的第二端与第一节点n1电连接。下拉子模块包括第八晶体管m8和第二电容c2,第八晶体管m8的第一端为下拉子模块的第一端,第八晶体管m8的第二端为下拉子模块的第二端,第八晶体管m8的控制端为下拉子模块的控制端;第二电容c2的第一端与第二节点n2电连接,第二电容c2的第二端与输出调节子模块的输出端电连接。
62.触发写入子模块包括第九晶体管m9,第九晶体管m9的第一端接入触发信号sn-1,第九晶体管m9的第二端与第二节点n2电连接,第九晶体管m9的控制端接入第二时钟信号sck1;电源引入子模块包括第十晶体管m10,第十晶体管m10的第一端接入第二电源信号vgl,第十晶体管m10的第二端与第一节点n1电连接,第十晶体管m10的控制端接入第二时钟信号sck1。
63.第四晶体管m4至第十晶体管m10例如为p型晶体管,在其它一些实施方式中,第四晶体管m4至第十晶体管m10也可以为其他类型的晶体管,此处并不进行限定。
64.以下结合时序图对本发明实施例提供的移位寄存器的具体工作过程进行说明,图8为本发明实施例提供的一种移位寄存器的时序图,其可对应于图1至图7任意一种移位寄存器,为便于说明,图8中还示意出下一级移位寄存器的时序,其中,ta为本级移位寄存器的时序,tb为下一级移位寄存器的时序,移位寄存器的具体工作过程包括(以待监测移位寄存器的时序为例):
65.在t1阶段,触发信号sn-1为低电平,第二时钟信号sck1为低电平,第一时钟信号sck2为高电平;第九晶体管m9和第十晶体管m10导通,第三晶体管m3为常开状态,进而触发信号sn-1使得第八晶体管m8导通,此时第二节点n2的电位为低电平,第八晶体管m8导通,第八晶体管m8将第一时钟信号sck2输出,即移位寄存器的输出信号sn=vgh。第十晶体管m10将第二电源信号vgl写入第一节点n1,第一节点n1的电位使得第七晶体管m7导通,第七晶体管m7将第一电源信号vgh输出。此时第一晶体管m1和第二晶体管m2关断。
66.在t2阶段,对于本级移位寄存器来说,第一时钟信号sck2为低电平,第二时钟信号sck1为高电平,触发信号sn-1为高电平,第九晶体管m9和第十晶体管m10关断,第三晶体管m3导通,由于上一阶段第二电容c2的第二端电位为vgh,第二电容c2的第一端电位为vgl+vth,在本阶段第二电容c2的第二端为低电平,电压降低,由于第二电容c2的自举作用,第二电容c2的两端压差不变,因此此时第二节点n2的电位进一步降低,为第二低电平,也即超低电平;第八晶体管m8打开程度更深,sn=sck2,也即此时sn为低电平,此时由于sck_a为低电平,对于图5的移位寄存器来说,第一晶体管m1导通,第二晶体管m2的控制端电位为超低电平,第一端电位为低电平,因此第二晶体管m2导通,寻址监测模块的输出信号sout_a复制移位寄存器的输出信号sn;然而,对于待监测移位寄存器的下一级移位寄存器来说,此时处于第一阶段,也即第二节点n2的电位为低电平,所有移位寄存器中寻址监测模块的第一控制端电连接,此时虽然第一晶体管m1均导通,但由于第二晶体管m2的控制端电位为低电平,第一端的电位也是低电平,两者无法将第二晶体管m2打开;对于其它级移位寄存器来说,第二
节点n2的电位为高电平,因此更不会使得第二晶体管m2打开,也即此时只有待监测移位寄存器对应的第二晶体管m2打开,从而仅需要配置寻址时钟信号sck_a的脉冲与待监测移位寄存器中第一时钟信号sck2中对应输出调节子模块输出信号的脉冲匹配(例如脉冲的起止时间相同),即可仅将待监测移位寄存器的输出信号sn引出进行检测。对于图6的移位寄存器来说,同理本级移位寄存器处于t2阶段,第二晶体管m2的控制端电平为超低电平,第二晶体管m2的第一端电位为低电平,使得第二晶体管m2导通,下一级移位寄存器处于t1阶段,第二晶体管由于控制端电位为低电平,第二端电位为低电平,因此不会导通。对于图7的移位寄存器来说,本级移位寄存器处于t2阶段,第二晶体管m2导通,进而使得第一晶体管m1的第二端为低电平,但由于第二晶体管m2控制端为超低电平,因此第二晶体管m2导通;下一级移位寄存器处于t1阶段,虽然第二晶体管m2导通,但由于第一晶体管m1的控制端和第二端均为低电平,第一晶体管m1关断。
67.在t3阶段,触发信号sn-1为高电平,第一时钟信号sck2为低电平,第二时钟信号sck1为高电平;第十晶体管m10导通,第十晶体管m10将第二电源信号vgl写入第一节点n1,第一节点n1的电位为低电平,使第七晶体管m7导通,第七晶体管m7输出第一电源信号vgh,即移位寄存器的输出信号sn为高电平;第九晶体管m9导通,将触发信号sn-1写入第二节点n2,使得第八晶体管m8关断,进而此后移位寄存器的输出信号保持为高电平。
68.本发明实施例还提供了一种显示驱动器,图9为本发明实施例提供的一种显示驱动器的电路结构示意图,参考图9,显示驱动器201包括多个级联的移位寄存器2011,移位寄存器2011为本发明任意实施例提供的移位寄存器;其中,多个移位寄存器中寻址监测模块的输出端sout_a电连接。且同一寻址监测模块中所有寻址监测模块的第一控制端电连接。
69.具体地,显示驱动器201能够应用于显示面板中,为显示面板中像素电路提供扫描信号,因其包括本发明任意实施例提供的移位寄存器,因而也具有相同的有益效果,在此不再赘述。显示驱动器201可设置于显示面板的边框位置,优选地,显示面板可设置两个显示驱动器201,分别位于显示面板的两侧,从而降低显示面板显示区中数据线上的压降,提高显示均一性。本实施例中将同一个显示驱动器中所有寻址监测模块的输出端电连接,所需要的信号线数量和焊盘数量均较少,且能够达到监测任意一级移位寄存器的输出信号的目的,有利于减小边框。
70.图10为本发明实施例提供的一种显示驱动器的驱动方法的流程图,参考图10,显示驱动器为本发明任意实施例提供的显示驱动器,上述的监测方法包括:
71.步骤s301,配置寻址时钟信号的脉冲,与待监测移位寄存器的第一时钟信号中对应输出调节子模块输出信号的脉冲匹配;
72.具体地,可结合图1至图7,对于需要监测的移位寄存器,配置寻址时钟信号sck_a的脉冲与待监测移位寄存器中第一时钟信号sck2中对应输出调节子模块输出信号的脉冲匹配(例如脉冲的起止时间相同),即可仅将待监测移位寄存器的输出信号sn引出进行检测,具体过程可参考本发明实施例关于移位寄存器工作过程部分的描述,在此不再赘述。
73.步骤s302,根据寻址监测模块的输出端输出的监测信号判断待监测移位寄存器的状态。
74.具体地,可利用驱动芯片判断待监测移位寄存器的工作状态,若寻址监测模块输出的监测信号正常(低电平脉冲幅值和持续时间等正常),则判断待监测移位寄存器能够正
常工作,若监测信号不正常(如低电平的电平值不准确或者持续时间不足),则判断待监测移位寄存器存在故障,可针对性的对该级移位寄存器进行维护等。
75.本实施例提供的显示驱动器的监测方法,可以监测任意一级移位寄存器的工作状态,有利于快速判断故障位置,应用范围更为广泛。
76.图11为本发明实施例提供的一种显示面板的结构示意图,参考图11,显示面板包括本发明任意实施例提供的显示驱动器201、时钟信号产生单元和监测焊盘30;时钟信号产生单元与显示驱动器中寻址监测模块的第一控制端电连接,用于产生寻址时钟信号;监测焊盘30与多个移位寄存器中寻址监测模块的输出端电连接。
77.具体地,显示面板可包括显示区和非显示区,显示区内可包括多条横纵交错的数据线data以及扫描线,以限定出像素电路px的区域;显示面板例如可以是手机、平板、mp3、mp4、智能手表、智能头盔或其它可穿戴设备等上的显示面板,因其包括本发明任意实施例提供的显示驱动器,因而也具有相同的有益效果,在此不再赘述。另外,时钟信号产生单元可由驱动芯片复用得到,本实施例仅需要一个监测焊盘便能够监测任意一级移位寄存器的工作状态,所需要的监测焊盘较少,有利于减小边框。
78.注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。
技术特征:1.一种移位寄存器,其特征在于,所述移位寄存器包括:输出调节子模块,配置为根据第一节点的电位将第一电源信号由所述输出调节子模块的输出端输出,并根据第二节点的电位将第一时钟信号由所述输出调节子模块的输出端输出;寻址监测模块,所述寻址监测模块的第一控制端接入寻址时钟信号,所述寻址监测模块的第二控制端与所述第二节点电连接,所述寻址监测模块的输入端与所述输出调节子模块的输出端电连接,所述寻址监测模块配置为根据所述寻址时钟信号及所述第二节点的电位将所述寻址监测模块的输入端与所述寻址监测模块的输出端导通。2.根据权利要求1所述的移位寄存器,其特征在于,所述寻址监测模块还包括:第一开关单元,所述第一开关单元的控制端作为所述寻址监测模块的第一控制端,所述第一开关单元的第一端作为所述寻址监测模块的第二控制端;第二开关单元,所述第二开关单元的控制端与所述第一开关单元的第二端电连接,所述第二开关单元的第一端作为所述寻址监测模块的输入端,所述第二开关单元的第二端作为所述寻址监测模块的输出端。3.根据权利要求1所述的移位寄存器,其特征在于,所述寻址监测模块还包括:第一开关单元,所述第一开关单元的控制端作为所述寻址监测模块的第一控制端,所述第一开关单元的第一端作为所述寻址监测模块的输出端;第二开关单元,所述第二开关单元的控制端作为所述寻址监测模块的第二控制端,所述第二开关单元的第一端作为所述寻址监测模块的输入端,所述第二开关单元的第二端与所述第一开关单元的第二端电连接。4.根据权利要求1所述的移位寄存器,其特征在于,所述寻址监测模块还包括:第一开关单元,所述第一开关单元的控制端作为所述寻址监测模块的第二控制端,所述第一开关单元的第一端作为所述寻址监测模块的输出端;第二开关单元,所述第二开关单元的控制端作为所述寻址监测模块的第一控制端,所述第二开关单元的第一端作为所述寻址监测模块的输入端,所述第二开关单元的第二端与所述第一开关单元的第二端电连接。5.根据权利要求2-4任一项所述的移位寄存器,其特征在于,所述第一开关单元包括第一晶体管,所述第一晶体管的第一端作为所述第一开关单元的第一端,所述第一晶体管的第二端作为所述第一开关单元的第二端,所述第一晶体管的控制端作为所述第一开关单元的控制端;和/或,所述第二开关单元包括第二晶体管,所述第二晶体管的第一端作为所述第二开关单元的第一端,所述第二晶体管的第二端作为所述第二开关单元的第二端,所述第二晶体管的控制端作为所述第二开关单元的控制端。6.根据权利要求1所述的移位寄存器,其特征在于,所述移位寄存器还包括:触发写入子模块,用于根据第二时钟信号将触发信号写入所述第二节点;电源引入子模块,用于根据所述第二时钟信号将第二电源信号写入所述第一节点。7.根据权利要求6所述的移位寄存器,其特征在于,所述移位寄存器还包括:第一反馈子模块,第一反馈子模块用于根据第二节点的电位将第二时钟信号写入第一节点;
第二反馈子模块,第二反馈子模块用于根据第一节点的电位及第一时钟信号将第一电源信号写入第二节点。8.一种显示驱动器,其特征在于,所述显示驱动器包括级联的多个如权利要求1-7任一项所述的移位寄存器;其中,所述多个移位寄存器中寻址监测模块的输出端电连接。9.一种显示驱动器的监测方法,所述显示驱动器为权利要求8所述的显示驱动器,所述监测方法包括:配置所述寻址时钟信号的脉冲,与待监测移位寄存器的第一时钟信号中对应输出调节子模块输出信号的脉冲匹配;根据所述寻址监测模块的输出端输出的监测信号判断所述待监测移位寄存器的状态。10.一种显示面板,其特征在于,所述显示面板包括权利要求8所述的显示驱动器、时钟信号产生单元和监测焊盘;所述时钟信号产生单元与所述显示驱动器中寻址监测模块的第一控制端电连接,用于产生所述寻址时钟信号;所述监测焊盘与所述多个移位寄存器中寻址监测模块的输出端电连接。
技术总结本发明公开了一种移位寄存器、显示驱动器及其监测方法、显示面板。所述移位寄存器包括:输出调节子模块,配置为根据第一节点的电位将第一电源信号由所述输出调节子模块的输出端输出,并根据第二节点的电位将第一时钟信号由所述输出调节子模块的输出端输出;寻址监测模块,所述寻址监测模块的第一控制端接入寻址时钟信号,所述寻址监测模块的第二控制端与所述第二节点电连接,所述寻址监测模块的输入端与所述输出调节子模块的输出端电连接,所述寻址监测模块配置为根据寻址时钟信号及第二节点的电位将所述寻址监测模块的输入端与所述寻址监测模块的输出端导通。本发明能够使得任意一级移位寄存器的输出信号均能够被寻址监测。一级移位寄存器的输出信号均能够被寻址监测。一级移位寄存器的输出信号均能够被寻址监测。
技术研发人员:张兵 汤彩艳 鲁建军 李俊峰
受保护的技术使用者:昆山国显光电有限公司
技术研发日:2022.06.22
技术公布日:2022/11/1