1.本发明涉及智能驾仓领域,特别涉及一种高速视频通路检测挑选装置的设计优化方法。
背景技术:2.目前智能驾仓领域,单主机控制盒驱动高清大屏已经是常见方案。大屏高分辨率(如:1080p,60hz)带来的是视频信号传输速率提升(大于3gbit/s),这对信号前端输入稳定及精准度,传输通路品质,终端解码精度都提出了极高的要求。实际量产中发现,当产量超过千级后,出现极个别搭配雪花,闪屏问题。研究分析在设计优化各个关键节点后,芯片的个体误差也是关键影响因素之一。但芯片个体误差无法避免,产品品质需要保证,在此条件下需要一种对应特定产品的产线检测挑选系统截流不合格品。现有的检测挑选装置的系统在实际应用时发现,待测产品一旦量产上量,由于检测挑选装置的系统内的通信数据编解码芯片个体差异,传输线路共模电感个体差异,会导致极个别的待测产品出现雪花,闪屏问题。
技术实现要素:3.本发明的目的是克服现有技术缺陷,提供一种高速视频通路检测挑选装置的设计优化方法,能够得到检测挑选装置的标准件,在生产线进行挑选,截流不合格品,提高产品质量。
4.本发明的目的是这样实现的:一种高速视频通路检测挑选装置的设计优化方法,包括以下:1)对首件检测挑选装置的系统进行设计,将首件检测挑选装置通过标准通信电缆与待测产品电连接形成整个测试系统,接收待测产品的检测数据,通过usb传输给上位机控制系统,通过操作界面进行对待测产品的不良品进行判定;2)对待测产品的系统进行eq基础参数的粗调;对首件检测挑选装置的系统进行时钟参数的优化;对整个测试系统进行上电时序的设计;3)将首件优化过的检测挑选装置应用到生产线上,进行小批量挑选,根据产品测试情况进行不断修正,对eq基础参数进行微调,对检测挑选装置的编码芯片进行挑选,得到最终的检测挑选装置的标准件。
5.进一步的,步骤1)中所述检测挑选装置的系统具体包括单片机控制模块、核心处理模块、通信数据编码传输模块、上位机控制系统和高清显示触控模块;所述核心处理模块通过spi总线与单片机控制模块电连接,所述核心处理模块通过rgb总线与通信数据编码传输模块电连接;所述核心处理模块通过usb与上位机控制系统电连接;所述核心处理模块通过mipi总线与高清显示触控模块电连接;所述通信数据编码传输模块通过i2c总线与单片机控制模块电连接。
6.进一步的,步骤1)中所述待测产品的系统内部集成有显示触摸模组、控制系统、通
信数据解码模块、共模电感和辅助设备眼图测量设备;所述显示触摸模组用于完成显示触摸功能;所述控制系统用于控制显示屏内部各个模块为通信数据解码模块提供初始化设置,为电源提供时序控制;所述眼图测量设备用于当发现不良品,通过此设备初步寻找待测产品故障位置,进行初步维修。
7.进一步的,步骤2)中所述对待测产品的系统进行eq基础参数的粗调具体包括:待测产品的通信数据解码模块中的解码芯片通过均衡器生成一个基础值,然后允许时钟数据恢复电路保持有效的锁条件,对于每个eq设置,电路等待一个程序重新锁定时间周期,然后检查结果是否为有效锁定;若检测到有效锁,电路将停止在当前eq设置,并保持恒定值,只要锁状态持续;若反序列化器失去锁,自适应均衡器将恢复锁算法,eq设置将增加到下一个有效状态;一旦锁定丢失,电路将继续搜索eq设置,以找到一个有效的设置,以重新获取由保持锁定的序列化器发送的串行数据流;此时这个有效设置即为粗调eq基础参数。
8.进一步的,步骤2)中所述对首件检测挑选装置的系统进行时钟参数的优化具体包括:首先系统显示规格:hpw=16,hbp=16,hfp=52,横向有效像素=1920;vbw=8,vbp=8,vfp=54垂直有效像素=720;计算后时钟94.9896mhz;横向总点数=hpw+hbp+1920+hfp=16+16+1920+52=2004;垂直总点数=vbw+vbp+720+vfp=8+8+720+54=790;时钟=横向总点数*垂直总点数*60hz=2004*790*60=94989600;检测挑选系统的核心处理模块设定主时钟偏差小于1%,以此为基础不断修改分频倍频参数,利用高速示波器测定soc pclk抖动系数,最终调整为94.8mhz,时钟偏差0.2%,满足小于1%需求,抖动系数小于0.3ui。
9.进一步的,步骤2)中所述对整个测试系统进行上电时序的设计具体包括:通信数据编码ic上电后,检测系统soc pclk发出之前,信道传输基础频率是检测挑选系统中通信数据编码传输模块的编码芯片自动产生的,在待测产品的解码芯片复位后,强制写入固定eq值,保持信道eq补偿恒定,规避信道波动。
10.本发明采用以上技术方案,与现有技术相比,有益效果为:通过对待测产品的系统进行eq基础参数的粗调,为整个系统通信高速信道确定初步的补偿系数;对首件检测挑选系统进行时钟参数的优化,降低时钟抖动系数,为系统通信高速信道确保稳定的参考时钟;对整个测试系统进行上电时序的设计,保证系统启动初期出现的信道不稳定情况,在前期得到抑制,不会对后续信道正常通信造成影响;以上三个措施保证高速信道通信稳定,提高产品合格率;将首件优化过的检测挑选系统应用到生产线上,进行小批量挑选,根据产品测试情况进行不断修正,对eq基础参数进行微调,得到最终的检测挑选系统的标准件,将标准件应用于产线挑选问题显示屏,截流不合格品,提高产品质量。
附图说明
11.图1本发明的流程图。
12.图2本发明检测挑选装置的系统框图。
13.图3本发明待测产品的系统框图。
14.图4本发明对待测产品的系统eq基础参数设定流程图。
具体实施方式
15.如图1所示的一种高速视频通路检测挑选装置的设计优化方法,包括以下步骤:1)对首件检测挑选装置的系统进行设计,将首件检测挑选装置通过标准通信电缆与待测产品电连接形成整个测试系统,接收待测产品的检测数据,通过usb传输给上位机控制系统,通过操作界面进行对待测产品的不良品进行判定;如图2所示,检测挑选装置的系统具体包括单片机控制模块、核心处理模块、通信数据编码传输模块、上位机控制系统和高清显示触控模块;核心处理模块通过spi总线与单片机控制模块电连接,核心处理模块通过rgb总线与通信数据编码传输模块电连接;核心处理模块通过usb与上位机控制系统电连接;核心处理模块通过mipi总线与高清显示触控模块电连接;通信数据编码传输模块通过i2c总线与单片机控制模块电连接。选取标准编码芯片作为首件检测挑选装置的通信数据编码模块中的编码芯片。
16.单片机控制模块负责控制挑选装置整个系统:完成全系统各模块的工作上下电时序控制,为通信数据编码模块提供初始化设置,为核心处理模块提供底层驱动信息;核心处理模块启动后通过mipi通路驱动高清显示触控模块,初始化显示和触控驱动,进行控制界面程序加载,通过通信数据编码传输模块、通信电缆与待测产品进行握手协议确认,数据信息交互,确认待测产品工作是否正常,交互信息提取检测数据部分,通过usb通道传送给上位机控制系统。
17.上位机控制系统通过从核心处理模块获得的数据(eq容差测量,数据通讯误码率等)进行解析,判定产品是否符合要求,挑选出待测产品的不良品。
18.数据通信误码率为eq等待锁定或无错误状态的停顿时间设定为2.62毫秒。当检查每个eq设置时,aeq将等待一个时间间隔,然后再递增到下一个允许的eq增益设置;一旦达到最大设置,在程序重新锁定时间内没有获得锁,则报错,提供误码信息。
19.如图3所示,待测产品为车载高清大屏产品,系统内部集成有显示触摸模组、控制系统、通信数据解码模块、共模电感和辅助设备眼图测量设备;显示触摸模组用于完成显示触摸功能;控制系统用于控制显示屏内部各个模块为通信数据解码模块提供初始化设置,为电源提供时序控制;眼图测量设备用于当发现不良品,通过此设备初步寻找待测产品故障位置,进行初步维修。
20.2)对待测产品的系统进行eq基础参数的粗调;对首件检测挑选系统进行时钟参数的优化;对整个测试系统进行上电时序的设计;为整个系统通信高速信道确定初步的补偿系数,如图4所示,对待测产品的系统进行eq基础参数的粗调具体包括:待测产品的通信数据解码模块中的解码芯片通过均衡器生成一个基础值,然后允许时钟数据恢复电路保持有效的锁条件,对于每个eq设置,电路等待一个程序重新锁定时间周期,然后检查结果是否为有效锁定;若检测到有效锁,电路将停止在当前eq设置,并保持恒定值,只要锁状态持续;若反序列化器失去锁,自适应均衡器将恢复锁算法,eq设置将增加到下一个有效状态;一旦锁定丢失,电路将继续搜索eq设置,以找到一个有效的设置,以重新获取由保持锁定的序列化器发送的串行数据流;此时这个有效设置即为粗调eq基础参数;粗调eq基础参数后,量产待测产品合格率超过99%。
21.3ghz以上的系统中,时间抖动(jitter)会导致码间干扰(isi),造成传输误码率上升;视频信号时钟抖动参数设计在雪花、闪屏问题中起主要因素之一;为了避免上述问题,
对首件检测挑选系统进行时钟参数的优化具体包括:首先系统显示规格:hpw=16,hbp=16,hfp=52,横向有效像素=1920;vbw=8,vbp=8,vfp=54垂直有效像素=720;计算后时钟94.9896mhz;横向总点数=hpw+hbp+1920+hfp=16+16+1920+52=2004;垂直总点数=vbw+vbp+720+vfp=8+8+720+54=790;时钟=横向总点数*垂直总点数*60hz=2004*790*60=94989600;检测挑选系统的核心处理模块设定主时钟偏差小于1%,以此为基础不断修改分频倍频参数,利用高速示波器测定soc pclk抖动系数,最终调整为94.8mhz,时钟偏差0.2%,满足小于1%需求,抖动系数小于0.3ui。经过量产大量数据证明可以保证99.7%待测产品合格。
22.通信数据编码ic上电后,检测系统soc pclk发出之前,信道(待测产品与检测挑选装置之间的通信线缆)传输基础频率是挑选检测装置中的通信数据编码传输模块的编码芯片自动产生的,因此由于此时pclk无输出,会对信道状态造成影响,导致待测产品的通信数据解码模块中的解码芯片在eq自适应补偿出现混乱,造成抖屏雪花,为了解决该问题,在待测产品的解码芯片复位后,强制写入固定eq值,保持信道eq补偿恒定,规避信道波动。
23.3)将首件优化过的检测挑选装置应用到生产线上,进行小批量挑选,根据产品测试情况进行不断修正,对eq基础参数进行微调,对检测挑选装置的编码芯片进行挑选,得到最终的检测挑选装置的标准件;由于编码芯片、解码芯片为一对传输芯片;检测挑选装置内的编码芯片仍然有极低概率(千分之几),由于自身设计误差导致雪花、闪屏问题;因此通过检测待测产品的eq容差参数,数据通讯误码率等数据,按六西格玛计算标准差,平均值,测定统计的平均值与中间值的相关性与偏差,进行平时的趋势管理;用检测挑选装置去挑选待测产品,如果挑选出的故障率过大,说明检测挑选装置内的编码芯片偏差较大,此时更换挑选装置编码芯片;根据产品测试情况进行不断修正,微调eq基础参数做成标准件。
24.本发明提供一种高速视频通路检测挑选装置的设计优化方法,通过对待测产品的系统进行eq基础参数的粗调;对首件检测挑选系统进行时钟参数的优化;对整个测试系统进行上电时序的设计,能够得到检测挑选装置的标准件,避免了检测挑选装置与待测产品相连接时产生雪花,闪屏问题,在生产线进行挑选,截流不合格品,提高产品质量。
25.本发明并不局限于上述实施例,在本发明公开的技术方案的基础上,本领域的技术人员根据所公开的技术内容,不需要创造性的劳动就可以对其中的一些技术特征作出一些替换和变形,这些替换和变形均在本发明的保护范围内。
技术特征:1.一种高速视频通路检测挑选装置的设计优化方法,其特征在于,包括以下:1)对首件检测挑选装置的系统进行设计,将首件检测挑选装置通过标准通信电缆与待测产品电连接形成整个测试系统,接收待测产品的检测数据,通过usb传输给上位机控制系统,通过操作界面进行对待测产品的不良品进行判定;2)对待测产品的系统进行eq基础参数的粗调;对首件检测挑选装置的系统进行时钟参数的优化;对整个测试系统进行上电时序的设计;3)将首件优化过的检测挑选装置应用到生产线上,进行小批量挑选,根据产品测试情况进行不断修正,对eq基础参数进行微调,对检测挑选装置的编码芯片进行挑选,得到最终的检测挑选装置的标准件。2.根据权利要求1所述的一种高速视频通路检测挑选装置的设计优化方法,其特征在于,步骤1)中所述检测挑选装置的系统具体包括单片机控制模块、核心处理模块、通信数据编码传输模块、上位机控制系统和高清显示触控模块;所述核心处理模块通过spi总线与单片机控制模块电连接,所述核心处理模块通过rgb总线与通信数据编码传输模块电连接;所述核心处理模块通过usb与上位机控制系统电连接;所述核心处理模块通过mipi总线与高清显示触控模块电连接;所述通信数据编码传输模块通过i2c总线与单片机控制模块电连接。3.根据权利要求1所述的一种高速视频通路检测挑选装置的设计优化方法,其特征在于,步骤1)中所述待测产品的系统内部集成有显示触摸模组、控制系统、通信数据解码模块、共模电感和辅助设备眼图测量设备;所述显示触摸模组用于完成显示触摸功能;所述控制系统用于控制显示屏内部各个模块为通信数据解码模块提供初始化设置,为电源提供时序控制;所述眼图测量设备用于当发现不良品,通过此设备初步寻找待测产品故障位置,进行初步维修。4.根据权利要求1所述的一种高速视频通路检测挑选装置的设计优化方法,其特征在于,步骤2)中所述对待测产品的系统进行eq基础参数的粗调具体包括:待测产品的通信数据解码模块中的解码芯片通过均衡器生成一个基础值,然后允许时钟数据恢复电路保持有效的锁条件,对于每个eq设置,电路等待一个程序重新锁定时间周期,然后检查结果是否为有效锁定;若检测到有效锁,电路将停止在当前eq设置,并保持恒定值,只要锁状态持续;若反序列化器失去锁,自适应均衡器将恢复锁算法,eq设置将增加到下一个有效状态;一旦锁定丢失,电路将继续搜索eq设置,以找到一个有效的设置,以重新获取由保持锁定的序列化器发送的串行数据流;此时这个有效设置即为粗调eq基础参数。5.根据权利要求1所述的一种高速视频通路检测挑选装置的设计优化方法,其特征在于,步骤2)中所述对首件检测挑选装置的系统进行时钟参数的优化具体包括:首先系统显示规格:hpw=16,hbp=16,hfp=52,横向有效像素=1920;vbw=8,vbp=8,vfp=54垂直有效像素=720;计算后时钟94.9896mhz;横向总点数=hpw+hbp+1920+hfp=16+16+1920+52=2004;垂直总点数=vbw+vbp+720+vfp=8+8+720+54=790;时钟=横向总点数*垂直总点数*60hz=2004*790*60=94989600;检测挑选系统的核心处理模块设定主时钟偏差小于1%,以此为基础不断修改分频倍频参数,利用高速示波器测定soc pclk抖动系数,最终调整为94.8mhz,时钟偏差0.2%,满足小
于1%需求,抖动系数小于0.3ui。6.根据权利要求1所述的一种高速视频通路检测挑选装置的设计优化方法,其特征在于,步骤2)中所述对整个测试系统进行上电时序的设计具体包括:通信数据编码ic上电后,检测系统soc pclk发出之前,信道传输基础频率是检测挑选系统中通信数据编码传输模块的编码芯片自动产生的,在待测产品的解码芯片复位后,强制写入固定eq值,保持信道eq补偿恒定,规避信道波动。
技术总结本发明公开了一种高速视频通路检测挑选装置的设计优化方法,包括:1)对首件检测挑选装置的系统进行设计,将首件检测挑选装置通过标准通信电缆与待测产品电连接形成整个测试系统,接收待测产品的检测数据,通过USB传输给上位机控制系统,通过操作界面进行对待测产品的不良品进行判定;2)对待测产品的系统进行EQ基础参数的粗调;对首件检测挑选装置的系统进行时钟参数的优化;对整个测试系统进行上电时序的设计;3)将首件优化过的检测挑选装置应用到生产线上,根据产品测试情况进行不断修正,对EQ基础参数进行微调,得到最终的检测挑选装置的标准件。本发明能够得到检测挑选装置的标准件,在生产线进行挑选,截流不合格品,提高产品质量。品质量。品质量。
技术研发人员:李想 翟静 杨洪坪 倪红兵 陆云山
受保护的技术使用者:扬州航盛科技有限公司
技术研发日:2022.07.22
技术公布日:2022/11/1